【邏輯電路】CMOS門電路圖文分享-KIA MOS管
信息來源:本站 日期:2022-09-20
MOS管
電平較低的一端被認(rèn)為是源極。襯底和地相連。
晶體管狀態(tài)由Vg控制。
Vg為低電平--源極和漏極之間無連接--晶體管斷開--開關(guān)斷開
Vg為高電平--源極和漏極之間相連接--晶體管導(dǎo)通--開關(guān)閉合
電平較低的一端被認(rèn)為是源極。襯底和Vdd相連。
晶體管狀態(tài)由Vg控制。
Vg為低電平--源極和漏極之間無連接--晶體管斷開--開關(guān)斷開
Vg為高電平--源極和漏極之間相連接--晶體管導(dǎo)通--開關(guān)閉合
MOS管的漏極D和源極S作為開關(guān)兩端接在電路中,開關(guān)通斷受柵極G的電壓控制。
CMOS門電路
就是將PMOS與NMOS組合起來的電路
電路結(jié)構(gòu)
對于輸入信號給定一定值,Vff要么被PDN下拉至0,要么被PUN下拉至VDD。
PDN和PUN中晶體管的數(shù)量相同,且兩個網(wǎng)絡(luò)成對安排。
若PDN中NMOS的晶體管串行連接,則PUN中PMOS晶體管是并行連接。反之亦然。
聯(lián)系方式:鄒先生
聯(lián)系電話:0755-83888366-8022
手機(jī):18123972950
QQ:2880195519
聯(lián)系地址:深圳市福田區(qū)車公廟天安數(shù)碼城天吉大廈CD座5C1
請搜微信公眾號:“KIA半導(dǎo)體”或掃一掃下圖“關(guān)注”官方微信公眾號
請“關(guān)注”官方微信公眾號:提供 MOS管 技術(shù)幫助
免責(zé)聲明:本網(wǎng)站部分文章或圖片來源其它出處,如有侵權(quán),請聯(lián)系刪除。