圖文分析:Layout中的MOS管電容-KIA MOS管
信息來源:本站 日期:2023-04-12
以下是NMOS電容的C-V特性曲線。
當(dāng)Gate的電壓是一個負(fù)值時,在靠近襯底的氧化層面,會吸引空穴,這時候的NMOS管工作在積累區(qū),形成了以Gate和空穴為極板,氧化層為介質(zhì)的電容。
當(dāng)Gate的電壓在0到VTH時,NMOS管工作在亞閾值區(qū)。在這個區(qū)域,Gate電壓上升,空穴逐漸被排斥,開始形成耗盡層,NMOS進(jìn)入弱反型,這時NMOS相當(dāng)于柵氧化層和耗盡層兩個電容串聯(lián),容值減少,處于NMOS管電容的C-V曲線的凹陷區(qū)域。
當(dāng)Gate的電壓大于VTH時,NMOS反型層形成,NMOS管導(dǎo)通。這時候,形成了Gate和反型層為極板,氧化層為介質(zhì)的的電容,電容值和積累區(qū)的容值一樣。
Layout中的MOS管電容
我們在Layout時,會在一些空的地方加上接 電源 地的MOS電容,這時候我們需要特別注意電源電壓。
若是3.3V的電源,就不能用1.8V的MOS做電容了,防止電壓擊穿MOS的氧化層,要用氧化層厚點的3.3V的MOS。
若是1.8V的電源,可以用3.3V的MOS電容,也可以用1.8V的MOS電容。但是,從容值角度考慮,在相同面積下,應(yīng)該用容值更大的MOS電容,3.3V的MOS的氧化層比1.8V的MOS氧化層厚,這樣容值就相對1.8V的MOS小了,所以應(yīng)該選1.8V的MOS電容。
比如1.0V的電壓域,選擇MOS管做電容,就不能簡單的用普通的MOS管了,普通的MOS管,閾值電壓VTH比較大,1.0V電壓可能讓普通MOS管進(jìn)入亞閾值區(qū),容值處于C-V特性曲線的凹陷區(qū)域,這時候電容值就很小了。為了避免這種情況出現(xiàn),可以選用閾值電壓VTH接近于0的native MOS。
聯(lián)系方式:鄒先生
聯(lián)系電話:0755-83888366-8022
手機(jī):18123972950
QQ:2880195519
聯(lián)系地址:深圳市福田區(qū)金田路3037號金中環(huán)國際商務(wù)大廈2109
請搜微信公眾號:“KIA半導(dǎo)體”或掃一掃下圖“關(guān)注”官方微信公眾號
請“關(guān)注”官方微信公眾號:提供 MOS管 技術(shù)幫助
免責(zé)聲明:本網(wǎng)站部分文章或圖片來源其它出處,如有侵權(quán),請聯(lián)系刪除。